在锁相环频率合成器中实现调频的方法提示
虎哥2013/10/11电子技术 IP:四川
本帖最后由 虎哥 于 2013-10-14 18:58 编辑

研制某综测的信号产生部分时,遇到一个相当麻烦的问题:对于锁相环频率合成器,如何进行调频?

这个问题看起来很简单,因为传统的模拟对讲机都是在锁相环电路中实现了调频,但是仪器要求较宽的调制度调节范围,较好的调制频响,以及较快的锁定速度,这三者就产生了矛盾。

另一种方法是对锁相环的输出进行IQ调制,用调相实现调频。这种方法目前条件下需要增加整套数字处理电路,并且调制器外围电路也比较复杂,占用面积太大。如果是设计一个单纯的信号源,这样做没有问题,而且个人觉得比搞模拟电路简单得多——关键是高端大气上档次。现在要在巴掌大的盒子里装信一个可衰减到-140dBm的射频信号源,还要装音频信号源、频率计、功率计、亚音分析仪以及占很大体积的电池,则不允许太复杂的电路。

于是还是只能在锁相环合成器上做文章来实现调频。

锁相环本身是一个相位反馈环,通俗一点讲,当输出频率偏离预期的时候,马上就会反映为瞬时相位的变化,这个变化被鉴相器发现,立即给VCO一个控制电压,让VCO恢复到正确的频率上去。

调频,是让射频信号的频率随调制信号变化。频率一变,马上打破环路稳定,鉴相器立即会让射频频率变回去。调制器要频率变,锁相环要让频率不变,两家开始打架,调制特性就会很糟糕。

很自然的会想到方法1:让锁相环对频率变化的响应速度,赶不上调制信号的速度。你控你的,我调我的,我调了你也没办法。。

实现该方法,一般是让环路滤波器的带宽很窄,比调制信号的最低频率还低。

例如,调制信号的最低频率是67Hz(一般调频通信机的最低可能频率),把环路滤波器的截止频率设计为60Hz,就基本能够满足要求。

负面效果是锁相环的锁定时间会很长,很长,甚至在许多设计中不能锁定。另外VCO的杂波难以得到有效抑制。对于窄带通信机,这样做完全没有问题。

在上述方法上改进,可以提出方法2:在鉴相器和VCO上同时做文章,把锁相环的相位修正量通过调相的方法“提前抵消”。虽然你出手了,但我挡了。。

实现该方法,一般是在鉴相器注入调制的积分信号,在VCO注入调制信号,称为两点调制。经过数学推导,可以提出工程上的成立条件,严格按该条件设计计算电路参数,可保不死。

这个方法很麻烦,调制电路会引入若干相位噪声,而且调制失真也比较大,调制频率也不能无限低下去。经过改进,可以在鉴相器之前对经过N分频的信号进行调相(由于频率相对来说变动范围较小,所以比较容易实现),实现PLL输出调相。对调制信号进行积分,就能得到调频信号。

经过改进,可以在鉴相器之前对经过N分频的信号进行调相(由于频率变动小,所以比较容易实现),实现PLL输出调相。对调制信号进行积分,就能得到调频信号。

以前各种主流信号源均采用这种方法解决低频调制问题,采用方法一,解决高频调制。其中要求N分频器和鉴相器分立,这需要较大体积,并且现已采用高度集成的PLL芯片,难以做到这一点。

还有没有别的方法呢?锁相环之所以频率准确,完全依赖一个准确的参考时钟,如果在时钟上想办法,也能实现调频。这是方法三。

这个方法十分简单,而且能取得比较好的调制特性——在频偏不太大的时候。如果使用压控温补振荡器,可以把调制直接叠加在控制电压上。

但是仔细一想,这货的频偏,就是发射机的频率误差——它会随着输出频率的不同发生变化。100MHz的时候频偏如果是5K,1GHz的时候就是50K,这就要求调制信号的幅度必须跟随频率线性变化,显然非常麻烦,不过现在有很好的增益控制措施,用CPU加以控制,还是勉强能够把调制频率稳住。对于输出频率变化不大的应用,比如窄带通信机,可以直接采用这种方法。由于通信机频率通常较低,难以达到足够的频偏,所以常常与VCO注入调制相结合,VCO带外的部分依靠直接调制,带内的部分(通常是亚音)并不需要大的调制频偏,则用晶体调制来实现。

这些方法都各有缺陷,能不能在频合器动手脚——比如在分频器上想办法?

别说,上网搜了一下,还真有人这样干过。他们用FPGA来做小数分频器,把调制信号数字化,得到一个若干位二进制数表示的瞬时数字量,经过一些运算(使数字变化的范围与小数分频器匹配),与小数分频器的预置数相加,实现了从直流开始的频率调制。这简直是疯了,如果不是追求特别低频的调制,还不如回头去做数字调制。

最后,我们采用了中西医结合的办法,勉强解决了问题——能用,准不准就不好说了[s:12] 。
来自:电子信息 / 电子技术
5
已屏蔽 原因:{{ notice.reason }}已屏蔽
{{notice.noticeContent}}
~~空空如也
warmonkey
11年3个月前 IP:未同步
648642
本帖最后由 warmonkey 于 2013-10-11 09:13 编辑

参考现有廉价数传IC的方案,做法是一样的:

1. 有的数传IC通过快速更改分频字实现,需要锁相环能够快速锁定(方法3),例如Si4432,ADF7021,典型指标:载频<1G,数据速率<125k,频偏<320k

2. 有的ic限制最大连续发送时间,锁定之后pll进入开环模式,例如nRF24L01,典型指标:载频2.4G,数据速率>1M,频偏>1M

3. 这个问题有点类似伺服电机控制:既要控制速度曲线,又要控制位置曲线,并且保持位置误差在一定范围之内。解决方法是使用pid控制的tracking mode
sldemo_bumpless_02.jpg


4. 还可以使用2*廉价DDS+I/Q调制器,电路成本稍高。AD9957,AD9854,AD9850等芯片均可使用

引用
评论
加载评论中,请稍候...
200字以内,仅用于支线交流,主线讨论请采用回复功能。
折叠评论
bg9gas
11年3个月前 IP:未同步
648684
能采用类似SSB方式混频?稳定性和精度都能满足。
引用
评论
加载评论中,请稍候...
200字以内,仅用于支线交流,主线讨论请采用回复功能。
折叠评论
虎哥作者
11年3个月前 IP:未同步
648988
这里是一些测试图

首先是1张1KHz调制的图,以下的测试,扫宽都没有变化,可以估计出调制频偏。

IMG_1864.jpg

同样的测试条件,把调制频率改为100Hz

IMG_1865.jpg

同样的测试条件,把调制频率改为10Hz

IMG_1870.jpg

同样的测试条件,调制频率改为5Hz

IMG_1872.jpg

由于频率进一步降低,原有测试条件捕捉不下来,所以把RBW调整为50Hz,使扫描速度奖下来。

此时的频率是1Hz

IMG_1875.jpg

IMG_1876.jpg

可以看出这个调制器支持到5Hz是没有问题的,实际3dB下限大约在2Hz左右。

显然,相噪比不调制高一些。

对于综测这种应用,相噪是可以忽略的指标,当然还可以再优化一些。
引用
评论
加载评论中,请稍候...
200字以内,仅用于支线交流,主线讨论请采用回复功能。
折叠评论
虎哥作者
11年0个月前 IP:未同步
660775
自己顶一下,最近搞数字处理搞多了,回味一下模拟技术,其实优点很多。
引用
评论
加载评论中,请稍候...
200字以内,仅用于支线交流,主线讨论请采用回复功能。
折叠评论

想参与大家的讨论?现在就 登录 或者 注册

所属专业
上级专业
同级专业
虎哥
专家 进士 学者 机友 笔友
文章
1551
回复
13397
学术分
39
2005/08/24注册,5时23分前活动

刘 虎

创新工程局主席

主体类型:个人
所属领域:无
认证方式:身份证号
IP归属地:未同步
文件下载
加载中...
{{errorInfo}}
{{downloadWarning}}
你在 {{downloadTime}} 下载过当前文件。
文件名称:{{resource.defaultFile.name}}
下载次数:{{resource.hits}}
上传用户:{{uploader.username}}
所需积分:{{costScores}},{{holdScores}}下载当前附件免费{{description}}
积分不足,去充值
文件已丢失

当前账号的附件下载数量限制如下:
时段 个数
{{f.startingTime}}点 - {{f.endTime}}点 {{f.fileCount}}
视频暂不能访问,请登录试试
仅供内部学术交流或培训使用,请先保存到本地。本内容不代表科创观点,未经原作者同意,请勿转载。
音频暂不能访问,请登录试试
支持的图片格式:jpg, jpeg, png
插入公式
评论控制
加载中...
文号:{{pid}}
投诉或举报
加载中...
{{tip}}
请选择违规类型:
{{reason.type}}

空空如也

加载中...
详情
详情
推送到专栏从专栏移除
设为匿名取消匿名
查看作者
回复
只看作者
加入收藏取消收藏
收藏
取消收藏
折叠回复
置顶取消置顶
评学术分
鼓励
设为精选取消精选
管理提醒
编辑
通过审核
评论控制
退修或删除
历史版本
违规记录
投诉或举报
加入黑名单移除黑名单
查看IP
{{format('YYYY/MM/DD HH:mm:ss', toc)}}