漂亮,终于上来了
FPGA:ZYNQ7010/7020(ZYNQ7010和ZYNQ7020可以相互代换,如需更多硬件资源请使用ZYNQ7020)
RF:AD9361/AD9363/AD9364(三款芯片可相互代换,区别在于频宽不同。其中AD9361性能更为优秀,尽量使用ABCZ结尾的芯片,区分于BBCZ)
内存:DDR3 256M16
USB-PHY: USB3320C
GMAC-PHY: RTL8211E-VL(RTL8211E有VB和VL两个结尾,其中VB电平为3.3V/2.5V,VL为1.8V)
QSPI FLASH: W25Q256 32MB
支持Pluto-SDR固件移植、OpenWiFi(需选用ZYNQ7020 FPGA)、支持adi官方ZED+AD-FMCOMMS2/3/4相关固件代码
软件上支持MATLAB、GNU Radio、SDR sharp等
设计软件:Altium Designer
层数:4层 (信号层[1]、GND[2]、POWER[3]、信号层[4])
工艺:嘉立创工艺
阻抗:不支持
目前正在测试,bug情况未知,打板请谨慎。有问题可发邮件:1399109998@XXXXXX
第一个本版(硬件设计有问题已废弃)
第二个本版(更改ddr走线,lvds走线、增加收发模组为2r2t)目前正在测试这个版本
已经对这个版本进行了pluto固件的适配
可查看我的github获得及时的更新,目前正在测试bug为止打板请谨慎。本人非电子专业,纯属爱好。设计上的缺陷请多多包涵指正
XXXXXXXXXXXXXXXXXX/kangyuzhe666/ZYNQ7010-7020_AD9363
XXXXXXXXXXXXXXXXXXXXXXXX/video/BV1oV411y7bs
这个很强,看样子是基于Pluto的方案啊。😃
和pluto有一点区别,pluto方案里面ad936x和bbp是用cmos总线,我这个用的是lvds可以支持带宽更高的ad9361。其他的和pluto差不多。通信带宽上比pluto大,理论上可以到ad9361的56m
支持楼主,终于有能用的开源好东东了。这套组合可玩性很强的,我买了原版的PlutoSDR,但是还是想DIY这个版本的。
引用1399109998发表于4楼的内容和pluto有一点区别,pluto方案里面ad936x和bbp是用cmos总线,我这个用的是lvds...
哦哦这样啊,不错的。但是你的前端用的宽带巴伦可能价格并不便宜,我建议直接放弃一路差分然后接一个单端放大器。
引用1399109998发表于4楼的内容和pluto有一点区别,pluto方案里面ad936x和bbp是用cmos总线,我这个用的是lvds...
对了如果要用巴伦,那个地引脚的过孔太少了,最好放一组然后覆铜了。不然高频表现可能并不会好。
既然楼上提到了巴伦,那么考大家一个问题,有人知道AD9361的射频输入阻抗(差分阻抗)吗?
对了如果要用巴伦,那个地引脚的过孔太少了,最好放一组然后覆铜了。不然高频表现可能并不会好。
射频端设计我不太了解,射频电路就是连通了而已。这个调试通了会找专业的人设计射频电路。
引用1399109998发表于13楼的内容射频端设计我不太了解,射频电路就是连通了而已。这个调试通了会找专业的人设计射频电路。
你这个链路的回损可能会很大,应该的确是要调整的。
既然楼上提到了巴伦,那么考大家一个问题,有人知道AD9361的射频输入阻抗(差分阻抗)吗?
看了一些参考设计是50欧姆,目前的设计并没有计算阻抗。阻抗成本比较高,所以就根本没有考虑阻抗。目前只要求能跑起来就可以。
6666很期待,话说,,,7010的资源够用吗?
要做简单的还行,openwifi这种复杂算法就不行了要7020.试验阶段由于本人财力有限就只用7010+9363这个方案。当然这个板子是支持7020+9361方案的
我这边也在做FX3+XC6SLX16+AD9255+R820T的广播SDR方案。zynq太复杂玩不了
好家伙…我说这pcb咋这么熟悉…在B站已经关注你了
大佬,有点不明白,rf地和电源地用0欧连一起,这个地是分开好还是连一起好?
时段 | 个数 |
---|---|
{{f.startingTime}}点 - {{f.endTime}}点 | {{f.fileCount}} |
200字以内,仅用于支线交流,主线讨论请采用回复功能。