引用 rgwan:盖一下成都这多得一比的买药台
昨天发射了一下喜闻乐见的丰收锣鼓(FM/AM),效果还是不错的(
引用 liccil:这是试水的版本,以后调试好了的版本会发出来
求资料
我也山寨一个
引用 bg8npk:嗯,
哇支持。射频走线上没必要上锡吧,上锡之后厚度增加特征阻抗会降低
引用 radio:r820t性能确实不大行,所以改进的话准备使用rda5815。dac的话现在发现了个AD9122可以使用
先支持一个。。。
不过AD9218这么高速的东东配只有8MHz带宽的R820T2。。
还有DAC单独用两片的话同步好弄么
引用 radio:寒假的时候会测一测两片dac效果如何,如果效果实在很糟糕多半就要换一下方案咯
先支持一个。。。
不过AD9218这么高速的东东配只有8MHz带宽的R820T2。。
还有DAC单独用两片的话同步好弄么
引用 liccil:打算写完USB逻辑以后先模拟成电视棒凑合一下。后面用WinUSB驱动走bulk传输。
刚才看了一下 是直接用高速ADC采集了音频 然后FPGA调频 DAC发射?
我也对数据怎么搞进SDR#比较感兴趣
引用 虎哥:考虑到还可能欠采样,所以我是希望能够更换滤波器的,不过永恒之桔的想法我就不知道了。adc输入阻抗单端50欧,我是想lna和滤波器都可以更换来着。
支持。还是要在尽量靠近ADC的地方放置抗混叠滤波器,以便尽可能把板上干扰拦截在ADC之前。
驱动已经写好了吗,如何把数据弄到SDR软件的?建议把帖子重点放在软件方面。
引用 虎哥:确实应该有抗混叠的滤波器,之前我用电视棒收短波时就混叠了一大堆高频段的东西下来。只不过这块板子我想要灵活性强一点,就直接把通道引出来,滤波器就重新做板设计外接,只不过这样肯定会掉性能。这一板试试水,下一板肯定就不会这样。驱动的话正在捣鼓,寒假会发进展上来( 临近期末考试比较尴尬)后期重点会放在软件上面
支持。还是要在尽量靠近ADC的地方放置抗混叠滤波器,以便尽可能把板上干扰拦截在ADC之前。
驱动已经写好了吗,如何把数据弄到SDR软件的?建议把帖子重点放在软件方面。
引用 liccil:采音频是测试一下ADC部分正常不,顺便用DAC发射一下。数据的话用USB,现在正在把USB给驱起来。后面会把软件的进展也发上来
刚才看了一下 是直接用高速ADC采集了音频 然后FPGA调频 DAC发射?
我也对数据怎么搞进SDR#比较感兴趣
引用 warmonkey:开始考虑过千兆以太网,因为FPGA的io数量和电平原因没有用,只不过用BGA封装的FPGA时候就好上以太网了
学着usrp用千兆或者万兆网
引用 liccil:请移步立创商城
安路的FPGA好用不 淘宝问了下人家不卖我
引用 rpg-7:FTDI的接口芯片都太贵了。。。
用FT600或者FT601这个FIFO转USB3.0怎么样?
引用 liccil:可以移步立创商城。软件这里分发可以找FAE QQ 2880244610 2851418035
安路的FPGA好用不 淘宝问了下人家不卖我
引用 radio:这DAC孔径抖动几十fs吧。只要时钟和输出线等长了,同步应当是可以的。不过应该不如双路DAC芯片,比如AD9122同步效果好。
先支持一个。。。
不过AD9218这么高速的东东配只有8MHz带宽的R820T2。。
还有DAC单独用两片的话同步好弄么
这个项目现在情况如何了,我做了一个DAC904的单通道模块,打算用来合成FT-8的信号,我用的FPGA是Xilinx的,发现用Xilinx的DDS ip合成出来的频率使用这个DAC产生的频率误差有点大, 合成7.022MHZ示波器现实7.021左右,不知道是什么原因
这个项目现在情况如何了,我做了一个DAC904的单通道模块,打算用来合成FT-8的信号,我用的FPG...
频率误差大会不会是晶振的原因。用的官方IP的话应该逻辑不会有问题吧。还有不知道你用的示波器怎么样。反正我们学校的实验室的破示波器频率总会差一些。不知道是示波器的原因还是频率本来就差那么多。有机会还是用好一点的频率计测一下吧。
这个项目现在在搞USB,基本上是自己造轮子,加上现在在考研复习,所以进度奇慢。。
频率误差大会不会是晶振的原因。用的官方IP的话应该逻辑不会有问题吧。还有不知道你用的示波器怎么样。反...
现在大概确定应该是没有加低通滤波器导致的。不过要改的话,只能外接或者改版了
合成7.076MHz的频率,但是偏差比较大
现在大概确定应该是没有加低通滤波器导致的。不过要改的话,只能外接或者改版了合成7.076MHz的频率...
频率确实有偏差。看到这波形。。。忽然想起布线是否等长。。估计这也有点影响。。。。
200字以内,仅用于支线交流,主线讨论请采用回复功能。