肯定不是实时上传的啦,不要忽视“波形采样率”,设计在2万次每秒,这样一次1024X256(1KB)的数据,每秒20MB/S刚好。先靠FPGA检测触发,触发后的数据再以1024X8bit发出去。
打算另一块板子上用CH341和51专门负责传输频率、设置、电压(双向)等数据。同时还有一坨干簧继电器。
TVS是双向的,不过库里没找到图。打算用0603 5V的ESD专用二极管。
二级运放的输入电阻换成了300R,不然貌似不稳定(反馈电阻同比例放大)
FPGA内建FIFO,不过顶多270Kbit
样机得有十足把握了我才会去做,一块4层和1块双面,打样就得500RMB,再加上芯片,样机估计超过1000,先YY一下,现在先买好了FPGA,分模块调试。
主要是一些小元件量小不卖啊
上位机我没水平开发的,到时候再说吧,FPGA部分现在貌似实现不了单次触发。速度不够啊。外加比较器的话又要加重运放负担了,两块AD,4个Via,电容都12pF了,振铃会很严重的。
FPGA里先FIFO减速就必定漏掉部分数据,无法实现单次。直接检测触发速度不够。500MHZ分了125MHZX4路,排序相当麻烦。采样率还有下限20MSPS,这样有得在FPGA里再次采样才能看10KHZ一下的低频。
还有QFN的封装,我就一把破烙铁。。焊台风枪都没有。
现在PCB上传了啊